Intel geeft open socket voorrang op CSI

Intel-topman Pat Gelsinger verklaart dat het openzetten van de processorsocket voorrang krijgt boven de reeds geplande socket-samensmelting CSI (Common System Interface). Hij presenteerde de plannen voor de co-processorinterface (Geneseo) op Intels ontwikkelaarscongres IDF in San Francisco.

Intel volgt concurrent AMD met de aankondiging dat het de socket-specificaties van zijn serverprocessoren openbaar wil maken voor chip- en computerfabrikanten. Dat moet chipproducenten een standaard – en dus goedkoper – platform bieden, serverleveranciers in staat stellen zich te differentiëren en voor de betreffende insteekchips zelf een hoger prestatieniveau mogelijk maken. Mogelijke toepassingen zijn speciale co-processoren voor encryptie, maar ook chips voor grafische versnelling.”Gezien de Geneseo-aankondiging hier vandaag hebben we besloten niet teveel tijd aan CSI te besteden”, zei Gelsinger. “We hebben al een aantal partners rond CSI waarover we volgend jaar zullen praten. Geneseo is veel belangrijker. Het breidt het momentum van de PCI-interface uit naar een nieuwe klasse van applicatieversnellers.”Geneseo moet voortbouwen op PCI Express. Gelsinger, hoofd van Intels Digital Enterprise Group, denkt dat de standaard in 2008 klaar kan zijn. Intel is voor de ontwikkeling afhankelijk van de partners in het project, waaronder IBM, Cisco, Altera, ClearSpeed, Dell, EMC, Nvidia, Emulex, HP en zelfs rivaal Sun Microsystems.AMD’s open socket-project, Torrenza, laat partners rechtstreeks inpluggen op HyperTransport, de primaire verbindingsbus vanaf de CPU. Geneseo blijft echter nog een stap verwijderd van Intels FSB (front side bus).Gelsinger gaf om voornoemde reden weinig nieuwe details over CSI (Common System Interface) dat FSB moet gaan vervangen. Die CSI vormt een universele aansluiting voor zijn semi-64-bit (van oorsprong 32-bit) Xeon- en zijn 64-bit Itanium-processoren. De nieuwe technologie moet in 2008 op de markt verschijnen en zou dan debuteren voor de Tukwila-generatie van de Itanium.CSI biedt naar verwachting ook snellere verbindingen tussen processoren, de diverse kernen (cores) daarin en componenten als het systeemgeheugen. Daarnaast zou de geheugencontroller ingebouwd worden in de processor. Beide zijn in reactie op de Hypertransport-verbinding die AMD al enkele jaren gebruikt voor zijn processoren.

Fout opgemerkt of meer nieuws? Meld het hier

Partner Content